Veuillez choisir le dossier dans lequel vous souhaitez ajouter ce contenu :
Résumé du colloque
Les systèmes de communications à large bande et les calculateurs du type "pipeline" requièrent des organes de calcul capables de manipuler un flot très rapide de données. Dans ce cas, un processeur doit accepter un ensemble complet de coefficients à chaque impulsion d'horloge, mais dans les systèmes entièrement parallèles, il est difficile d'atteindre une fréquence d'horloge élevée à cause des délais logiques, et le temps de propagation de la retenue dans les additionneurs et multiplicateurs. Un processeur diagonalement synchronisé fonctionne sur le principe de la Logique-en-Mémoire et délivre tous les résultats d'un petit nombre de niveaux logiques sont mémorisés entre chaque impulsion d'horloge et par exemple la retenue dans un additionneur peut être propagée sur plusieurs impulsions d'horloge. Organisé de façon compacte, le processeur peut accepter l'équivalent d'un ensemble complet de coefficients sur chaque impulsion d'horloge en maintenant une fréquence d'horloge très élevée.
Vous devez être connecté pour ajouter un élément à vos favoris.
Veuillez vous connecter ou créer un compte pour continuer.
Outils de citation
Citer cet article :
MLA
APA
Chicago
Ajouter un dossier
Vous pouvez ajouter vos contenus préférés à des dossiers organisés. Une fois le dossier créé,
vous pouvez ajouter un article ou un contenu de la liste ou de la vue détaillée au dossier sélectionné dans la liste.